USB2.0中物理層接口的設(shè)計(jì)
發(fā)布時(shí)間:2024-07-10 23:10
USB2.0(通用串行總線)是目前PC外設(shè)接口的標(biāo)準(zhǔn),也正是因?yàn)閁SB接口出現(xiàn),才誕生了諸如移動(dòng)硬盤(pán)、閃存等一批新穎的外設(shè)。但是USB2.0接口技術(shù)在國(guó)內(nèi)還是一片空白,只被包括Intel,Philips等少數(shù)國(guó)外大型半導(dǎo)體廠商占有。無(wú)論是從市場(chǎng)需求,還是促進(jìn)我國(guó)芯片設(shè)計(jì)能力來(lái)說(shuō),開(kāi)發(fā)USB2.0接口芯片都是非常迫切的一個(gè)問(wèn)題。本文物理層接口電路是USB2.0接口芯片中的最關(guān)鍵的高速模擬與混合信號(hào)電路。 在深入分析USB2.0物理層接口的設(shè)計(jì)的基礎(chǔ)上,采用正向設(shè)計(jì)方法:芯片定義—系統(tǒng)設(shè)計(jì)—電路設(shè)計(jì)—電路仿真—版圖繪制。 論文詳細(xì)論述了USB2.0物理層接口電路的基本原理、結(jié)構(gòu)和實(shí)現(xiàn)。提出總體設(shè)計(jì)方案,搭建了系統(tǒng)整體框圖,并提出具體的設(shè)計(jì)指標(biāo)。利用Hspice進(jìn)行了電路的仿真,仿真結(jié)果與預(yù)期一致。給出了后端的版圖實(shí)現(xiàn)。 文章重點(diǎn)在于雙模發(fā)送器結(jié)構(gòu)設(shè)計(jì)、數(shù)字化模擬技術(shù)實(shí)現(xiàn)高速DLL模塊以及提出一種全新的混合信號(hào)中復(fù)雜數(shù)字模塊的設(shè)計(jì)方法。 雙模發(fā)送器的設(shè)計(jì),采用電壓模式和電流模式實(shí)現(xiàn)了全速(12Mbps)和高速(480Mbps)模式的兼容,取代了傳統(tǒng)的全速和高速發(fā)送器分開(kāi)設(shè)計(jì)的模式,大大節(jié)省了...
【文章頁(yè)數(shù)】:58 頁(yè)
【學(xué)位級(jí)別】:碩士
【文章目錄】:
摘要
Abstract
1 引言
1.1 USB的發(fā)展背景及特點(diǎn)
1.2 USB2.0發(fā)展現(xiàn)狀及課題意義
1.3 論文主要工作
1.4 各章節(jié)安排
2 設(shè)計(jì)流程
2.1 ASIC的分類和設(shè)計(jì)流程
2.2 全定制版圖設(shè)計(jì)技術(shù)
3 USB2.0收發(fā)器的體系結(jié)構(gòu)
3.1 收發(fā)器芯片的定位以及應(yīng)用場(chǎng)合
3.2 系統(tǒng)框架圖介紹
3.3 芯片管腳說(shuō)明
3.4 收發(fā)器設(shè)計(jì)能耗的考慮
3.4.1 電壓模式與電流模式能耗的比較
3.4.2 不同終端匹配方式能耗的比較
3.4.3 單極性信號(hào)與雙極性信號(hào)的能耗分析
3.4.4 電源電壓對(duì)能耗的影響
3.5 USB中的差分信號(hào)
4 主要組成模塊的設(shè)計(jì)和實(shí)現(xiàn)
4.1 雙模發(fā)送器的設(shè)計(jì)
4.1.1 雙模發(fā)送器控制邏輯設(shè)計(jì)
4.1.2 雙模發(fā)送器的前置驅(qū)動(dòng)單元設(shè)計(jì)
4.1.3 主驅(qū)動(dòng)單元電路
4.2 USB2.0接收器的設(shè)計(jì)
4.2.1 高速接收器的設(shè)計(jì)
4.2.2 全速接收器的設(shè)計(jì)
4.3 USB信號(hào)檢測(cè)與輸出緩沖設(shè)計(jì)
4.3.1 USB信號(hào)檢測(cè)
4.3.2 USB的輸出緩沖設(shè)計(jì)
4.4 高精度參考電壓和電流源
4.4.1 通過(guò)band-gap電路產(chǎn)生高精度穩(wěn)壓轉(zhuǎn)化出電流源
4.4.2 BAND-GAP電路設(shè)計(jì)
5 結(jié)論和展望
5.1 結(jié)論
5.2 USB的發(fā)展方向
參考文獻(xiàn)
在學(xué)研究成果
致謝
本文編號(hào):4004878
【文章頁(yè)數(shù)】:58 頁(yè)
【學(xué)位級(jí)別】:碩士
【文章目錄】:
摘要
Abstract
1 引言
1.1 USB的發(fā)展背景及特點(diǎn)
1.2 USB2.0發(fā)展現(xiàn)狀及課題意義
1.3 論文主要工作
1.4 各章節(jié)安排
2 設(shè)計(jì)流程
2.1 ASIC的分類和設(shè)計(jì)流程
2.2 全定制版圖設(shè)計(jì)技術(shù)
3 USB2.0收發(fā)器的體系結(jié)構(gòu)
3.1 收發(fā)器芯片的定位以及應(yīng)用場(chǎng)合
3.2 系統(tǒng)框架圖介紹
3.3 芯片管腳說(shuō)明
3.4 收發(fā)器設(shè)計(jì)能耗的考慮
3.4.1 電壓模式與電流模式能耗的比較
3.4.2 不同終端匹配方式能耗的比較
3.4.3 單極性信號(hào)與雙極性信號(hào)的能耗分析
3.4.4 電源電壓對(duì)能耗的影響
3.5 USB中的差分信號(hào)
4 主要組成模塊的設(shè)計(jì)和實(shí)現(xiàn)
4.1 雙模發(fā)送器的設(shè)計(jì)
4.1.1 雙模發(fā)送器控制邏輯設(shè)計(jì)
4.1.2 雙模發(fā)送器的前置驅(qū)動(dòng)單元設(shè)計(jì)
4.1.3 主驅(qū)動(dòng)單元電路
4.2 USB2.0接收器的設(shè)計(jì)
4.2.1 高速接收器的設(shè)計(jì)
4.2.2 全速接收器的設(shè)計(jì)
4.3 USB信號(hào)檢測(cè)與輸出緩沖設(shè)計(jì)
4.3.1 USB信號(hào)檢測(cè)
4.3.2 USB的輸出緩沖設(shè)計(jì)
4.4 高精度參考電壓和電流源
4.4.1 通過(guò)band-gap電路產(chǎn)生高精度穩(wěn)壓轉(zhuǎn)化出電流源
4.4.2 BAND-GAP電路設(shè)計(jì)
5 結(jié)論和展望
5.1 結(jié)論
5.2 USB的發(fā)展方向
參考文獻(xiàn)
在學(xué)研究成果
致謝
本文編號(hào):4004878
本文鏈接:http://www.wukwdryxk.cn/kejilunwen/jisuanjikexuelunwen/4004878.html
最近更新
教材專著