可編程邏輯核關(guān)鍵技術(shù)研究
【文章頁(yè)數(shù)】:113 頁(yè)
【學(xué)位級(jí)別】:博士
【部分圖文】:
圖1-1可編程邏輯器件發(fā)展歷程
電子科技大學(xué)博士學(xué)位論文商都能提供結(jié)構(gòu)上具有自身特點(diǎn)的PLD器件。其中應(yīng)用最門陣列FPGA和復(fù)雜可編程邏輯器件(CPLD,ComplexPce)[7]。程邏輯器件的發(fā)展及其結(jié)構(gòu)原理只讀存貯器(PROM)可算是早期的可編程邏輯器件,包括紫(EPROM)和電可擦除只讀存貯器....
圖1-2可編程邏輯器件分類[16]
圖1-2可編程邏輯器件分類[16]模較小,資源不夠,只能實(shí)現(xiàn)規(guī)模較小的電路(1000門以下存器資源不足,且寄存器的結(jié)構(gòu)限制教多,難于構(gòu)成豐富的靈活,限制了片內(nèi)資源的利用率。便,需要專用的編程工具。補(bǔ)這些缺陷,20世紀(jì)80年代中期,隨著集成電路技術(shù)的進(jìn)編程邏輯器件CP....
圖1-4FPGA中CLB結(jié)構(gòu)
圖1-4FPGA中CLB結(jié)構(gòu)[19]與CPLD實(shí)現(xiàn)組合邏輯采用的“與-或”陣列不同,F(xiàn)PGA采用查找表LU(Look-Up-Table)來(lái)實(shí)現(xiàn)組合邏輯。從本質(zhì)上,查找表是一個(gè)RAM,目前FPGA中常使用的LUT為4輸入LUT,一個(gè)4輸入LUT....
圖1-5浮柵編程開關(guān)[28]
FPGA由于觸發(fā)器資源較多更適合于時(shí)序邏輯控制,而CPLD乘積項(xiàng)富而觸發(fā)器資源有限更適合完成組合邏輯控制。、由于FPGA是門級(jí)編程,并且CLB之間采用分布式互聯(lián)布線結(jié)構(gòu),決定遲的不可預(yù)測(cè)性,而CPLD是邏輯塊級(jí)編程,并且其邏輯塊之間的互聯(lián)是集線結(jié)構(gòu),決定了它的時(shí)....
本文編號(hào):3997883
本文鏈接:http://www.wukwdryxk.cn/shekelunwen/ljx/3997883.html